电路设计,软件开发,专业项目团队承接电子产品开发!


ISPRO下载型编程器
火爆销售中

RS232/TTL转换器
全IC串口窃电

RS232/TTL转换线
全IC串口窃电

ByteBlasterMV Cable
CPLD/FPGA并口下载线

ByteBlaster II Cable ISPRO下载型编程器
支持S51/AVR/PIC
超级51开发板套件
前卫实用超值

PC/MCU/CPLD
三合一学习套件

全新万年历方案
AVR单片机开发板
 

Min51单片机仿真机
迷你型

ARM7开发板
仅售260元!
 

RS-232/RS-485双向接口电平转换器  

51单片机升级STM32
火爆销售中
MPLAB-ICD2
火爆销售中
LED51开发板
玩具又名图文显示棒

面板模块/开发板
经济危机明智决择

       

GSM MODEM GSM猫

SMS短信模块 工业级/全自动
火爆销售中

大功率数传电台

高速数传电台

您当前位置:电子技术资料 -> 电路设计 -> 阻抗匹配技术 ->

祝您阅读愉快!

阻抗的匹配问题


类别:技术文章
来源:本站整理
作者:本站整理
关键字:阻抗
加入日期:2002-3-21

阻抗的匹配问题

驱动输出阻抗低,在高/低电平都低,还是有高有低?
如果驱动端输出阻抗是恒低,接收端阻抗是恒高的(稳态条件),用在驱动端串电阻和在接收端并电阻(阻值接近传输线特性阻抗)的方式进行匹配,则传输线实现了全匹配.这时传输线在驱动端面对的是输出阻抗为传输线特性阻抗的等效源阻抗,末端面对的是与传输线特性阻抗相同的负载(包括器件输入阻抗),从传输线任一点向任一方向看去输入阻抗都是一样的,所以线上不存在反射波,也没有多次反射发生.

这个传输线匹配不同于模拟的以源的最大功率传输为目标的匹配,它是以牺牲功率来换取无反射的.这是数字电路匹配与模拟电路匹配不同处之一.从传输幅度上来看,到达接收端的幅度下降了一半.这种匹配是最佳的吗?我不知道,可能是,也可能不是.

另一个作法,将上述全匹配条件中的接收端并联电阻去掉,传输线负载呈开路状态,但是向源端看去的输入阻抗处处是传输线阻抗,向接收端(负载端)看去的输入阻抗是变的,传输线各点两端是不匹配的.传输线是单向匹配.接收端信号的幅度加倍,向源端产生一次反射,反射信号被串接电阻吸收.该电阻将源与传输线隔离.这种单向匹配的性质与频率,线长无关,既任何频率分量都被单向匹配,虽然驻波分布会有变化.如果源输出端与串联电阻的距离足够近(没传输线效应),由源出发的波(各个频率分量)都会完整到达接收端,在接收端幅度加倍.从原理上讲,这种单向匹配是没有信号完整性问题的.圆圈提到的’就阻抗匹配效果而言,接收端匹配稍明显一点’(我理解是在源端匹配情况下接收端不匹配关系不大)是不是验证了这个原理?

上述原理成立的条件是源端输出阻抗是稳定的,否则会有多次反射发生,使某些频率分量的幅度发生改变,造成波形失真,出现信号完整性问题.


您可能还会关注的相关技术资料:

中国电子网
www.EC66.com
QQ:34740080 EMAIL:iloveaoe@163.com
最佳浏览:1024*768
Copyright (C) 2001-2010 EC66.COM All Rights Reserved
Aoe/帝国 制作维护
粤ICP备18061901号